北京2010年5月21日,Analog Devices Inc,全球领先的高性能信号处理解决方案供应商,和提供覆盖整个RF信号链的RF IC功能模块的全球领导者,最近宣布发布ADIsimPLL(TM)3.3版,这是其大获成功的锁相环(PLL)电路设计和评估工具的最新版本。ADIsimPLL 3.3版可协助用户对采用ADI PLL频率合成器的RF系统进行评估、设计和故障排除。
ADIsimPLL 3.3版完全兼容先前发布的各个版本,以原有的优势为基础,增加了对16种新器件的支持,提高了相位噪声建模精度,完善了小数-N分频杂散水平估算,同时还增强了该工具的新设计向导(New Design Wizard)、时间仿真引擎(Time Simulation Engine)和时域仿真器(Time Domain Simulator)等功能。这些创新功能进一步免去了设计过程中耗费时间的重复劳动,最终加快上市速度。
ADIsimPLL 3.3版新增了一些器件,包括最近发布的ADF4150HV和ADF4158频率合成器;ADF5000、ADF5001和 ADF5002 RF预分频器;集成小数-N分频PLL的高度集成ADRF670x正交调制器;集成小数-N分频PLL和VCO的ADRF660x混频器;ADRF6750正交调制器和ADRF6655混频器。为了支持这些新款的高度集成解决方案,ADIsimPLL设计工具中增加了通过对VCO信号进行分频来获得更多频率输出的功能。与此同时,该工具的仿真和评估功能也得到了显著改进和增强。通过增加来自数字分频器和鉴相器的1/f相位噪声贡献,相位噪声仿真算法得以改善,从而在接近载波到宽带本底噪声,提高了相位噪声的预测精度。
为便于估算小数-N分频杂散水平,新版本会计算并在相位噪声图上显示前三个小数-N分频杂散的最差情况幅度的新估算值,这样用户就可以评估不同的环路滤波器拓扑结构设计参数,以对这些杂散信号的效应进行管理。另外,设计工具的多种功能得到了增强,包括时域仿真器(Time Domain Simulator)对各种可用调制选项建模的功能,以及用户可从新设计向导(New Design Wizard)中选择多种选项以产生所需频率的功能。此外,新版本还提供了次级输出的输出页,以便在显示相位噪声时可以选择不同的配置选项,时间仿真引擎(Time Simulation Engine)也得到了进一步增强,可精确地模拟抗反冲脉冲效应。
ADI RF IC产品组合覆盖整个RF信号链ADI公司利用各种设计技能、系统理解与工艺技术(如:RFCMOS、GaAs与SiGe)的独特组合而推出的RF IC覆盖整个RF信号链路。从业界领先的高性能RF功能模块,到高度集成的WiMAX和短程、单芯片收发器解决方案。RF功能模块包括DDS和PLL频率合成器;TruPwr(TM)RMS功率检波器和对数放大器;X-Amp(R)VGA;功率放大器;LNA以及其他RF放大器、混频器和直接变频调制器和解调器产品。这些产品可提供众多免费设计工具的支持,为RF系统的开发提供了极大方便。 |