IDT公司(Integrated Device Technology, Inc.)推出PCI Express(PCIe)计时解决方案,扩展其计时领先厂商地位,包括扇出缓冲器、零延迟缓冲器、时钟和抖动衰减器。所有这些器件均符合PCIe规范1.0(第一代)和/或2.0(第二代)。IDT PCIe器件适用于服务器、存储、通信和消费市场,涵盖需要设计和生产一流的基于PCIe产品的全部基于计时的产品,包括网络交换机和集线器、机器视觉系统和通信控制应用,即任何要求超高速的串行数据传输的产品。
IDT PCIe扇出缓冲器通过缓冲和提供多个主时钟信号,隔离主系统时钟。全部缓冲器均有符合PCIe规范的差分主时钟信号电平(HCSL)输出。IDT的扇出缓冲器产品组合涵盖从4到21个输出的器件。IDT的缓冲器可在商用和工业温度范围工作,用于恶劣的工厂车间环境的系统。
IDT零延迟缓冲器集成了锁相环(PLL),可利用多路输出驱动多个负载,重建输入时钟信号。器件中的延迟可以调节,有利于实现负载时钟信号计时的精确控制,从而实现输入时钟的同步备份。对于防止随机逻辑进入竞争状态,精密时钟边沿的放置尤其重要——其中的时钟和数据边沿非常接近,以致逻辑门无法辨别正确的逻辑状态。零延迟缓冲器产品组合包括多达12个输出的器件,这些元件可用于商用和工业温度范围。
IDT时钟可为FPGA和嵌入式微处理器的集成PCIe端口提供“心跳信号”或参考时钟。所有这些集成了振荡器的器件均已供货,振荡器采用14.318MHz或25MHz的低成本晶体。这些器件还可以接受单端参考时钟输入,并在100MHz的标准PCIe频率下将它转换成为符合第一代(86皮秒[ps]峰-峰)或第二代(3.1皮秒均方根相位抖动)抖动规范的PCIe差分输出。某些器件还可以输出其他共用PCIe频率,包括125MHz和250MHz,有时可用于PCIe物理层接口方案。这些器件还内置了展频能力,增加了EMI,将调频减少到时钟合成器的基本功能。
IDT抖动衰减器集成了锁相环以重建PCIe时钟,降低固有抖动或噪声。在一些PCIe系统中,PCIe时钟是由相对高的相位噪声PLL频率合成器生成的。在这些系统中,抖动衰减器件可用来减少时钟合成器和系统板的高频随机和决定性抖动元件。抖动衰减器PLL环路带宽设置的相对较低(500KHz至1MHz),有利于器件在降低抖动的同时传递展频。IDT抖动衰减器产品组合有2至6个输出,可用于商用和工业温度范围。
供货
以上器件目前均已向合格客户提供样品。
|