中国·芯片交易在线
首页 | 供应信息 | 求购信息 | 库存查询 | 新闻中心 | 展会资讯 | IC厂商 | 技术资料 | 自由区域
   新闻首页 |  行业动态 | 新品发布 | 政策法规 | 科技成果 | 模拟技术 | 嵌入系统 | 传感控制 | 存储设计  
当前位置:IC72首页>> IC新闻中心>> 新品发布 >>电子行业新闻正文

Actel面向FPGA设计的新版IDE支持添加时序约束功能

时间:2005/8/20 9:24:00  作者:  来源:ic72  浏览人数:1336
 
 
    Actel公司日前宣布推出最新的Libero集成设计环境(IDE) 6.2版本。新版本集成了最佳的设计工具,拥有设计分析和时序收敛的崭新重要功能,使得现场可编程门阵列(FPGA)设计人员在质量、效率和功能方面获得最好的效果。与Libero 6.2一同推出的还有Actel全新SmartTime静态时序分析环境,能够协助客户分析和管理时序,进行高级的时序验证,并通过与时序驱动布局布线紧密结合而保证可预测的时序收敛。  

    在这个Libero版本中,Actel和Mentor进一步合作,把Mentor Graphics的世界级ModelSim AE仿真作为Libero“Gold”套装的重要组成部分,Libero Gold套装现可免费提供给Actel的所有客户。此外,Libero 6.2 IDE也包括Synplicity的增强综合功能和Magma 
Design Automation的物理综合性能。现时,Libero更可运行于Linux和Solaris平台上。  

    Actel反熔丝产品和工具市场总监Saloni Howard-Sarin称:“Actel将自行开发的工具和第三方EDA解决方案结合在一起,所提供新的环境和方法能协助用户通过更简便和及时的途径,达致其设计目标。新版本Libero IDE包罗了用于设计分析和时序收敛的重要崭新功能。用户能将时序约束加诸于其设计中,管理和分析这些约束的影响,以及更有效地进行设计的时序收敛,并同时实现更高性能。”  

    SmartTime静态时序分析引擎是由Actel开发功能强大的新型多可视图(multi view)产品,它能协助设计人员进行详细的时序分析,然后迅速决定实现设计收敛所需的步骤。SmartTime 
Constraints Editor的可视功能允许用户表列、编辑和建立精确的时序约束。它包含带有可视对话的图形用户界面,引导用户正确捕捉时序要求和例外情况。另一个可视产品SmartTime 
Analyzer允许设计人员对每一个时钟域执行最小和最大的时序分析,并提供时钟域之间的分析能力。  

    Mentor Graphics的ModelSim是以Windows为基础的一级仿真器,适用于VHDL、Verilog或混合语言仿真环境。这种集成式ModelSim验证和调试环境有助于设计人员更快地确定漏洞,现在已无限制地向Actel所有客户提供。  

    Synplicity的Synplify FPGA综合软件提供了一项崭新功能,可向前注释Synopsys 
Design  Constraints (SDC) 和物理约束,使Libero 6.2 IDE自动输入用户定义的约束,然后进行管理、跟踪,并转送到设计实现,让设计人员迅速地完成时序收敛。此外,该软件现在还包括关键路径再综合,能提高以Actel Axcelerator系列FPGA为基础设计的结果质量(QoR)。  

    Magma Design Automation的PALACE物理综合软件现也支持Actel的Axcelerator系列产品。全自动的PALACE软件具备多种先进技术,包括多时钟再定时、特殊结构映射、约束驱动和位置导引优化等。  

    Actel的Libero 6.2 IDE备有可在Windows和Unix平台运行的Platinum版本,也有只在Windows平台运行的Gold版本(客户免费)。Actel的Libero 6.2 IDE集成了来自EDA伙伴先进的设计工具,包括Magma、Mentor Graphics、SynaptiCAD和Synplicity等各大EDA公司,以及由Actel定制开发的工具,集成至单一FPGA开发套装中。Libero工具套装支持混合模式设计输入,让设计人员可选择在设计中将高级VHDL或Verilog HDL语言模块与原理图模块混合起来。 
 
【相关文章】
·德州仪器单芯片方案获蓝牙2.0+EDR认证
·安森美的110至200MHz运算放大器适合低功耗视频应用
·SMSC首款ULPI OTG收发器的接口针脚个数减至12
·Intersil为精密电压调整推出两相/三相PWM控制器
·凌特无电感型多模式LED充电泵输出电流达500mA
·Actel面向FPGA设计的新版IDE支持添加时序约束功能
·研华推出两款高性能串行转无线区域网络转换器
·ADI为同步设计推出业界首款多通道DDS器件
·Microchip新款8位PIC微控制器针对无线识别应用
·安森美节电型PFC/PWM控制器可简化AC-DC电源设计
·环球仪器推出采用线性马达驱动的平台贴装系统
·ADI的BLACKFIN处理器可用于MAXTRACK车辆追踪系统
 
 
IC新闻搜索
 
热点新闻
基于红外超声光电编码器的室内移动小车定位系
基于闪烁存储器的TMS320VC5409DSP并行引导装载方法
非移动市场需求飙升,ARM预计2010年出货量超50亿片
一种快速响应的电容式湿度传感器感湿薄膜设计
利用特殊应用模拟开关改进便携式设计
无线传感器网络跨层通信协议的设计
基于ARM9内核Processor对外部NAND FLASH的控制实现
基于GSM技术的汽车防盗系统的设计
热电阻在烟叶初烤炕房温度控制中的应用
高速数据转换系统对时钟和数据传输的性能要求
友情连接
 关于我们  IC论坛  意见反馈  设置首页  广告服务  用户帮助  联系我们
copyright:(1998-2005) IC72 中国·芯片交易在线
(北京)联系电话:(010)82614113、82614123 传真:(010)82614123 客户服务:service@IC72.com 库存上载:IC72@IC72.com
在线MSN咨询:ic72sale8@hotmail.com 通信地址:北京市西城区西直门内大街2号大厦15层 邮政编码:100013
(深圳)联系方式: 在线MSN咨询:ic72sale6@hotmail.com 在线QQ咨询:191232636 通信地址:深圳市福田区振华路
注 册 号: 1101081318959(1-1)

A B C D E F G H I J K L M N O P Q R S T U V W X Y Z 0 1 2 3 4 5 6 7 8 9